Resultados de la búsqueda

Ir a la navegación Ir a la búsqueda
Ver (20 anteriores | ) (20 | 50 | 100 | 250 | 500).
  • ANTIC tenía cuatro tipos de [[Instrucción|instrucciones]]: …to''' - recargaba el [[Contador de programa|contador del programa]] ANTIC (instrucción de 3 bytes) …
    4 kB (632 palabras) - 18:42 22 ago 2021
  • …ivo:Fivestagespipeline.png|thumb|300px|Como se conforma la segmentación de instrucción.]] …n de la ejecución de las instrucciones en etapas, consiguiendo así que una instrucción empiece a ejecutarse antes de que hayan terminado las anteriores y, por tan …
    5 kB (886 palabras) - 17:43 16 oct 2021
  • …en su lenguaje assembler. Esta instrucción era utilizada para ejecutar una instrucción ubicada en la dirección de memoria apuntada por un registro. Esta caracterí …
    3 kB (500 palabras) - 04:48 17 oct 2021
  • …que la CPU trata los opcodes. El Z80 original usa 4 ciclos para tratar una instrucción simple como '''OR A''', además de emplear un estado de espera adicional deb …ndo el último estado conocido de los 8 [[bit]]s más altos. Si la siguiente instrucción está en el mismo bloque de 256 [[byte]]s, los 8 bits superiores no se direc …
    4 kB (694 palabras) - 14:22 16 oct 2021
  • …CPUs eran compatibles a nivel de [[opcode|instrucción]] (incluyendo las [[instrucción ilegal|instrucciones no documentadas]]), excepto el 8502, donde se han enco …incrementado en una unidad para que proporcione la dirección de la segunda instrucción. …
    7 kB (1164 palabras) - 18:40 30 ago 2021
  • …ue sigue apuntando a la ubicación de los desplazamientos y no a la próxima instrucción. …
    5 kB (719 palabras) - 18:50 30 ago 2021
  • …lguno de los casos también podía ser usada para evitar la necesidad de una instrucción de salto. …
    5 kB (807 palabras) - 17:30 30 ago 2021
  • …so, la CPU presentará un [[error de paginación]] con el PC apuntando a esa instrucción de la FPU, fallando al disparar la excepción de la FPU, provocando una vari …
    5 kB (811 palabras) - 18:43 30 ago 2021
  • …mo NOP, si bien la actividad del bus es la correspondiente con alguna otra instrucción. * '''ML''' (''Memory Lock''): Indica la ejecución de una instrucción del tipo lee-modifica-escribe. Útil en sistemas multiprocesador. …
    6 kB (820 palabras) - 12:15 17 oct 2021
  • …go condicional en la parte superior de cada instrucción, haciendo que cada instrucción pueda ser una condición. …ejemplo, la instrucción en C "a += (j << 2);" puede ser mejorada como una instrucción simple en el ARM, permitiendo la reubicación del registro. …
    11 kB (1699 palabras) - 19:03 22 ago 2021
  • …stados discretos o instrucciones. En la arquitectura de procesamiento, una instrucción dada puede especificar: Un tipo complejo de la instrucción que ha llegado a ser particularmente popular recientemente es SIMD (''Singl …
    21 kB (3367 palabras) - 23:44 29 ago 2021
  • …gía TTL#Versiones|Schottky]]. Opera sobre datos de 8 bits, con un ciclo de instrucción de 250 ns, durante el cual lee el dato de memoria, lo enmascara y rota, rea …
    3 kB (474 palabras) - 22:14 20 ago 2021
  • …o en el registro apuntador de instrucción (IP), indica la dirección de una instrucción que es buscada para su ejecución. Para propósitos de programación normal,… …a en el registro DS. Esta dirección, más un valor de desplazamiento en una instrucción, genera una referencia a la localidad de un byte específico en el segmento …
    15 kB (2477 palabras) - 17:27 30 ago 2021
  • …. Al igual que el [[6800]], incluyó la tristemente célebre e indocumentada instrucción de prueba de bus [[Halt and Catch Fire|Halt and Catch Fire (HCF)]] (detener …</code>" toma tres [[ciclo de reloj|ciclos de reloj]] (dos para recoger la instrucción, y una para que tuviera lugar la operación). …
    10 kB (1671 palabras) - 18:43 30 ago 2021
  • Como las instrucciones se codifican en 12 bits, la instrucción de salto ocupa tres palabras, para acomodar la dirección de 16 bits. …
    3 kB (482 palabras) - 09:54 23 ago 2021
  • …ye una CPU 6800 mejorada, 2K de ROM, 128 bytes de [[memoria RAM|RAM]], una instrucción de multiplicación por hardware, y un puerto serie embebido. …
    3 kB (448 palabras) - 18:40 30 ago 2021
  • …go de operación]]. Por ejemplo, la instrucción [[NOP]] traduce a 0x90 y la instrucción [[HLT]] traduce a 0xF4. Algunos códigos de operación no tienen nombres mnem Los registros del x86 pueden ser usados mediante la instrucción [[MOV]]. Por ejemplo: …
    23 kB (3747 palabras) - 17:54 30 ago 2021
  • …4 (principalmente el ARM/Texas Instruments ARM925). El StrongARM tiene una instrucción "invalidate cache line" para decirle a la CPU que debe releer de la memoria …
    4 kB (582 palabras) - 18:16 16 oct 2021
  • …llevar a cabo operaciones completas de Entrada/Salida con sólo teclear una instrucción como ''LPRINT''. En este caso el BASIC hace todo el trabajo. …
    4 kB (691 palabras) - 19:12 22 ago 2021
  • …entre los 900 MHz y 1 GHz, con un tamaño de caché de 1,9 y 3 MB. Añadió la instrucción de salto largo al juego de instrucciones al IA-64. El rendimiento de la arq …
    4 kB (590 palabras) - 17:29 30 ago 2021
Ver (20 anteriores | ) (20 | 50 | 100 | 250 | 500).